# **Computer Architecture and Mobile Process**

# Cache implementation on My MIPS simulator

# **Project4**



Left day 5

## ■ 캐시란?

컴퓨터 구조에서 캐시의 사전적 의미는 자주 사용하는 데이터를 저장하는 임시 장소를 의미합니다. 해당 레포트에서 설명할 캐시는 메모리 계층에서 레지스터 바로 아래 계층입니다. 메모리 계층이 높을수록 접근 속도가 빠른데 캐시 메모리는 아래 그림과 같이 레지스터 다음으로 빠릅니다. 캐시 메모리와 메인 메모리를 비교를 하면 캐시메모리가 대략 1000 배 정도 빠릅니다.



그 이유 중 하나가 물리적 거리가 먼 메모리에 비해서 캐시는 CPU와의 거리가 가깝다는 것과 Locality 라는 개념이 있기 때문입니다. 물리적 거리가 가깝다면 물리적 거리가 먼 메모리에서 데이터를 가져오는 것보다 시간이 적게 걸린다는 말입니다. 하지만 빠르다는 이유로 캐시 메모리의 크기를 늘려 CPU에 붙일 수는 없습니다. 그 이유는 비용이 많이 들기 때문입니다. 그래서 비용을 고려하여 최적의 성능을 낼 수 있는 만큼의 크기로 메모리를 붙입니다.

## ■ Spatial Locality

Spatial Locality 는 특정 메모리에 있는 데이터를 사용할 때 해당 메모리 주변의데이터들을 사용하는 경향이 높다는 것을 의미합니다. 간단한 예시를들어보겠습니다. 아래 코드를 볼 때 배열의 인덱스에 맞게 메모리에 순차적으로접근을 합니다. 해당 메모리 주소를 알고 그 주변 주소를 알고 있다면 메모리접근에 더욱 빨라질 것입니다.

```
for(int i=0;i<100;i++){
    arr[i]=i;
}</pre>
```

## ■ Temporal Locality

Temporal Locality 는 최근 사용되었던 주소가 다시 사용될 경향이 있다는 것을 의미합니다. 만약 변수를 선언을 하고 해당 변수를 계속해서 Initialize 를 하게 된다면 해당 변수의 주소에 계속해서 접근을 하게 될 것입니다. 이와 같은 경향을 Temporal Locality 라고 합니다.

## ■ 캐시 구성

캐시를 구현하기 위해서는 여러가지 부분을 생각을 해야 합니다. 사용할 L1 캐시의 크기를 생각하고 해당 캐시의 캐시라인은 얼마로 할 것인지 정해야합니다. L1 캐시는 캐시 중에서 메모리 계층이 가장 높은 캐시입니다. 계층이가장 높기 때문에 물리적인 거리도 가깝고 데이터를 가져오는 것도 다른 캐시메모리에 비해 빠르다고 볼 수 있습니다. L1 캐시의 크기는 8KB ~ 64KB 입니다.

캐시의 크기는 물론 크면 클수록 좋지만 가격면에서 비싸기 때문에 크게 붙이기에는 현실적으로 어렵다는 것을 알 수 있습니다.

캐시의 크기가 정해지면 이제 캐시라인을 생각해야합니다. 캐시라인은 메인 메모리에서 데이터를 가져올 때 Locality 를 통해서 얼마나 많은 데이터를 캐시에 저장할지에 대한 용량입니다. 캐시라인이 크면 메인 메모리에서 사용된 데이터의 주변 데이터가 해당 캐시라인의 크기만큼 가져오게 됩니다. 그렇게 되면 Spatial Locality 와 Temporal Locality 를 모두 충족하게 됩니다.

캐시라인의 크기가 정해지면 자연스럽게 캐시라인의 개수가 정해지게 됩니다. 예를 들어 16kb의 캐시에 64byte의 캐시라인이 있다면 캐시라인의 개수는 2^14 / 2^6 총 2^8 즉 256개의 캐시라인이 16kb의 캐시에 존재하는 것을 확인할 수 있습니다. 그렇게 되면 총 인덱스를 확인하기 위해 8bit 가 필요하고 offset 을확인하기 위해서 6bit 가 필요합니다. 이를 통해 Tag 는 32bit-14bit = 18bit 가사용되어야 하는 것을 알 수 있습니다.

앞서 구한 Tag 는 해당 인덱스의 캐시라인이 우리가 원하는 주소의 데이터가 맞는지 확인하는 역할을 한다. Index 와 Tag 가 같다면 같은 주소이기 때문이다.

#### ■ 캐시 종류

#### Direct Mapping

메모리에 접근을 하게 되면 해당 주소의 근처 데이터 값들이 캐시라인의 크기에 맞게 저장이 된다. 캐시에 저장이 될 때 접근하는 주소를 이용하여 tag, index, offset 을 구한다. Index 를 통해 해당 캐시라인에 접근을 한다. 해당 캐시라인에 맞는 tag 를 확인하여 tag 가 맞으면 offset 을 이용하여 캐시라인에 접근하여 데이터를 가져온다. 만약 tag 가 다르다면 교체를 하던 아니면 메모리에서 데이터를 가져오는 방법을 사용해야한다.



#### ■ Fully Associate

Fully Associate 방법은 비워져 있는 캐시라인이 있다면 해당 메모리 근처 데이터들을 저장을 합니다. 그래서 tag 가 맞는지 모든 캐시라인에 가서확인을 해야하기 때문에 찾는 시간이 오래 걸린다는 단점이 있습니다.



#### ■ Set Associate

Set Associate 는 Direct Mapping 기법과 Associate 기법을 합친 기법입니다. Index 를 통해 각 way 의 캐시라인에 접근을 합니다. Tag 가 같은 way 가 있다면 해당 way 로 가서 데이터를 가져옵니다. 인덱스가 동일한 데이터들을 다양하게 저장할 수 있다는 장점이 있습니다. 만약 모든 way 의 index 의 tag 가 다르다면 해당 Replace 를 하거나 메모리에 접근을 하여 데이터를 가져옵니다.



## ■ Replace Policy

Replace 에는 여러가지 방법들이 있습니다. 기회를 한번 주는 SCA 기법, 가장 예전에 사용된 캐시라인을 비우는 LRU 기법, 해당 index 의 랜덤한 way 에 접근하는 Random 기법 등이 있습니다.

#### ● SCA 기법

SCA 기법은 말 그대로 기회를 한 번 더 주는 기법입니다. 캐시에 데이터가 저장이 될 때 SCA 는 0 으로 저장이 됩니다. 그리고 해당 Index 의 캐시라인이 사용이 된다면 SCA 는 1 로 업데이트가 됩니다. SCA 가 1 이 된 이후로 해당 캐시라인이 사용이 된다고 하여도 SCA 는 커지지 않습니다. 오직 0 과 1 로만 표현이 됩니다. SCA 가 0 인 경우에 동일 Index 에 접근을 하였으나 Tag 가다르다면 해당 캐시라인은 교체가 될 것입니다. 하지만 SCA 가 1 인 경우에는 기회를 한 번 더 주어 SCA 가 0 이 되고 캐시라인은 보존이 됩니다. 이와 같은 이유는 SCA 를 통해 해당 캐시라인에 접근 가능성이 높다는 것을 확인을 하고 기회를 주는 것입니다. 만약 이와 같은 기회를 주지 않으면 Cache Miss 가발생하는 경우가 많아질 수 있기 때문입니다.

#### ● LRU 기법

LRU 기법은 가장 예전에 사용이 된 캐시라인을 교체하는 것입니다. 해당기법은 Direct mapping 에서는 사용이 되지 못합니다. 하지만 Set Associative 기법이나 Fully Associate 기법일 때 사용이 가능한 것입니다. 각 Way 에 같은 Index 의 캐시라인 중 가장 예전에 사용이 된 캐시라인을 교체를 하는 것입니다. Way 가 4 인 Set Associative 기법인 경우에는 4 way 중 가장 예전에 사용이 된 캐시라인을 교체를 하면 좋은 점이 가장 사용이 되지 않은 캐시라인이라고 생각을 할 수 있기 때문입니다. 해당 기법은 Cycle 번호를 확인을 하여 가장 작은 Cycle 번호를 가진 cache line 을 저장하여 비교를 하면 됩니다.

#### Random

Random 기법 같은 경우에는 SCA 와 같은 기법을 함께 사용하는 것도 좋은 방법입니다. 물론 해당 Index 의 캐시라인이 모두 차있는 경우에 랜덤한 Way 에 접근하여 교체할 수도 있습니다. 하지만 SCA 를 사용하는 경우 SCA 가 0 인 Way 에 접근을 하여 해당 Way 들만 모아 랜덤하게 캐시라인을 Replace 할 수 있습니다. 그럼 특정 way 에 치중되지 않고 평균적인 성능을 낼 수 있습니다. 해당 기법도 Set Associative 기법이나 Fully Associative 기법에서 사용할 수 있습니다.

#### ■ Write Policy

#### Write-Through

해당 기법은 캐시 메모리와 메인 메모리에 업데이트를 같이 합니다. 이와 같은 이유로 유지성이 안정적입니다. 하지만 속도가 느린 메인 메모리인 경우 cpu 에 딜레이를 주어야하기 때문에 성능이 떨어질 수 있습니다.

#### Write-back

해당 기법은 캐시 메모리에 해당 접근해야 하는 메모리의 주소가 있으면 캐시에 접근하여 캐시 메모리를 업데이트 합니다. 하지만 교체가 되어야하는 경우 캐시라인을 그냥 교체를 하는 것이 아니라 캐시메모리에 있는 데이터 값들을 원래 메모리로 가서 데이터 값들을 업데이트 시켜주어야 합니다. 물론 캐시 메모리의 변화가 없었다면 메인 메모리로 가서 업데이트할 필요는 없습니다. 위와 같은 이유로 구현이 복잡합니다. 하지만 메모리에 접근을 여러 번 하지 않기 때문에 더욱 편합니다.

## ■캐시가 필요한 경우

캐시가 필요한 경우는 2 가지가 있습니다. Fetch 단계와 Memory Access 단계입니다. Fetch 단계에서 명령어를 가지고 올 때 메모리에 접근을 해야 합니다. 그리고 Memory Access 단계일 때 메모리에 접근을 해야 합니다. 캐시는 두 가지로 나뉘어져 있어야 합니다. 명령어를 담는 캐시와 데이터를 담는 캐시는 나뉘어져야 하기 때문입니다. 이와 같이 L1 캐시가 나누어지는 이유는 프로세서가 명령어를 병렬적으로 처리할 때 발생할 수 있는 캐시의 경합을 줄이기 위해서입니다.



## ■캐시 HIT / MISS

해당 인덱스에 맞는 캐시라인에 접근을 한다면 TAG 가 일치하는지를 확인을 해야 한다. 만약 TAG 가 일치한다면 HIT 한다는 것이기 때문에 해당 캐시라인의 offset 에 접근하여 데이터를 가져오면 됩니다.

Miss 인 경우를 생각해보겠습니다. 가장 먼저 캐시라인이 비워져 있을 때 Cold miss 가 발생합니다. 해당 cold miss 가 발생하면 해당 index 의 캐시라인으로 가서 캐시 라인 크기에 맞게 데이터를 메모리로부터 가져오면 됩니다. 하지만 해당 인덱스의 캐시라인이 채워져 있는 경우라면 조금 달라집니다. 해당 캐시라인을 replace 해야하기 때문입니다. Replace 를 할 때 생각해야할 것이 몇 가지 있습니다. 먼저 Fetch 인 경우에는 instruction 이 들어가 있는 Cache 가 Replace 될 때 아무런 조치없이 업데이트를 시키면 됩니다. 하지만 Memory Access 단계에서는 그냥 Replace 를 하면 문제가 생깁니다. 왜냐하면 SW 라는 명령어를 통해서 캐시라인의 데이터가 업데이트가 되면 메모리에도 업데이트 시켜주어야 하기

때문입니다. 물론 Write Through 방법을 사용하게 되면 상관이 없겠지만 Write Back 기법을 사용을 하면 dirty 라는 변수를 사용해서 해당 캐시라인이 업데이트 되었는지 확인을 해야 합니다. 만약 dirty 가 1 이라면 먼저 해당 캐시라인의 주소였던 곳으로 가서 메모리에 캐시라인 값들을 저장을 해줍니다. 그 뒤 메모리에서 Replace 할 데이터들을 가져와 캐시라인을 업데이트 시켜야 합니다.

## ■코드 작업을 통한 결과

# 1. Direct Mapping

## ◆ Fetch 단계

Fetch 단계에서 캐시를 사용하기 위해서는 먼저 pc 를 이용하여 index, tag, offset 을 얻어야 합니다. 물론 fully associate 기법을 사용하면 index 를 사용하지 않아도 되지만 해당 레포트를 위한 기법으로 direct mapping 과 set associate 를 사용하였기 때문에 위와 같은 변수들이 필요합니다.

```
int index=(pc>>6)&0xff;
int tag=(pc>>14)&0x3ffff;
int offset=pc&0x3f;
int start_cache=(pc-offset)/4;
```

해당 코드는 index, tag, offset, start cache 를 구하는 방법입니다. 위와 같이 구하는 이유는 캐시의 크기를 16KB 로 하고 캐시라인의 크기를 64Byte 로 하였기 때문입니다.

## ● Cold miss 인 경우

Cold miss 인 경우 캐시라인이 비워져 있어 채워야 하는 경우입니다. 캐시라인이 비워져 있는 것은 Valid bit 로 확인을 합니다. Valid bit 가 0 이면 비워져 있다는 것이기 때문에 메모리에 접근하여 캐시라인을 채워줍니다.

```
if(inst_cache[index].valid!=1){
    miss++;
    inst_cache[index].valid=1;
    inst_cache[index].tag=tag;
    ins->inst=Memory[pc/4];
    for(int i =0; i<16; i++){
        inst_cache[index].inst_cache_line[i].data = Memory[start_cache+i];
    }</pre>
```

## ● Hit 인 경우

해당 인덱스의 캐시라인이 채워져 있고 Tag 가 일치한다면 Hit 했다고 표현을 합니다. HIT 한 경우는 메모리로 접근을 하지 않고 캐시메모리로 가서 데이터를 가져옵니다. 만약 Replace 방법이 SCA인 경우는 아래와 같이 second bit 를 1 로 해주어야 합니다. 하지만 그냥 바로 Replace 를 한다고 하면 inst\_cache[index].second=1 이라는 코드는 할필요가 없습니다.

```
Helse if(inst_cache[index].valid==1){
    if(inst_cache[index].tag==tag){//hit
        hit++;
        ins->inst=inst_cache[index].inst_cache_line[offset/4].data;
        inst_cache[index].second=1;
```

## ● Miss 인 경우

만약 캐시라인이 채워져 있으나 Tag 가 달라 Miss 가 났다면 캐시라인을 Replace 시켜줘야 합니다. Instruction Cache 는 Replace 이외에는 캐시라인이 업데이트 되는 경우가 없기 때문에 메모리에 저장할 필요가 없습니다. 하지만 Replace 하는 경우는 2 가지로 나뉘어집니다. 만약 second bit 가 0 인 경우에는 캐시라인을 Replace 를 해주고 tag 만 업데이트 해주면 되지만 만약에 second bit 가 1 인경우에는 캐시라인을 Replace 를 해주지 않고 instruction 만 메모리에서 가지고 옵니다. 그리고 기회를 써버렸기 때문에 second bit 가 0 으로 됩니다. 만약 Replace 기법이 miss 가 나는 경우 무조건 Replace 하는 것이면 캐시라인을 그냥 업데이트 시켜줍니다. 즉 아래의 조건문은 없어질 것이고 반복문과 tag 를 업데이트하는 명령어만 있을 것입니다.

```
miss++;
ins->inst=Memory[pc/4];
if(inst_cache[index].second!=1){
    for(int i =0;i<16;i++){|
        inst_cache[index].inst_cache_line[i].data=Memory[start_cache+i];
}
inst_cache[index].tag=tag;
}else{
    inst_cache[index].second=0;
}</pre>
```

# ◆ Memory Access 단계

## ● LW 명령어에서 HIT 한 경우

LW 명령어인 경우 hit하게 되면 캐시 메모리에서 데이터를 가져옵니다. HIT 했기 때문에 second bit 는 1 로 업데이트 됩니다. 만약 SCA 를 사용하지 않는다면 second bit 코드는 삭제하면 됩니다.

```
else if(data_cache[index].tag==tag){
    ins->write_data=data_cache[index].data_cache_line[offset/4].data;
    data_cache[index].second=1;
    //printf("hit\n");
    data_hit++;
```

#### ● LW 명령어에서 Miss 한 경우

LW 명령어인 경우 Miss 하는 경우는 2 가지가 있다. 캐시메모리가 비워져 있는 경우의 채워야 하는 상황일 때의 Miss 그리고 캐시메모리는 채워져 있지만 Tag 를 비교를 하였을 때 Tag 가 다른 경우의 Miss 가 있습니다.

캐시라인이 비워져 있는 경우의 Miss 인 경우는 Tag, second bit 과 valid bit 를 업데이트 해야 합니다. 그리고 캐시라인 사이즈에 맞게 메모리에서 데이터를 가져와 업데이트 시켜줍니다.

```
if(data_cache[index].valid!=1){
    ins->write_data=Memory[ins->ALU_Result/4];
    data_miss++;
    data_cache[index].tag=tag;
    data_cache[index].second=0;
    data_cache[index].valid=1;
    int a=((ins->ALU_Result)/64)*16;
    for(int i=0;i<16;i++){
        data_cache[index].data_cache_line[i].data=Memory[(a)+i];
    }
}</pre>
```

Data Cache 인 경우에는 Instruction Cache 인 경우보다 생각해야하는 점들이 더 있습니다. 앞선 fetch cache 에서 second bit 를 확인한 것과 동일하게 second bit 를 확인을 해야 합니다. 확인을 하였을 때 second bit 가 1 인 경우는 second bit 를 0 으로 해주고 메모리에서 데이터를 읽어옵니다.

```
ins->write_data=Memory[ins->ALU_Result/4];
if(data_cache[index].second==1){
    data_cache[index].second=0;
}else{
```

Second bit 가 0 인 경우에 Dirty bit 를 확인을 해주어야 합니다. Memory Access 단계에서는 캐시라인의 데이터가 SW 명령어를 통해 업데이트 될 수 있기 때문입니다. 만약 Dirty bit 가 1 인 경우에는 캐시라인의 데이터가 처음 입력될 때와 변하였다는 의미이기 때문에 캐시메모리에 저장된 데이터를 메인 메모리에 저장을 해줍니다. 메인 메모리에 저장을 하고 Replace 를 하면 업데이트 된 데이터가 메인메모리에 저장이 된 뒤 Replace 한 것이기 때문에 다음에 LW 하거나메모리에 접근할 때 올바른 값을 가지고 올 수 있습니다.

```
int return_address=(((data_cache[index].tag<<14)+(index<<6)))/4;
data_cache[index].tag=tag;
int a=(ins->ALU_Result/64)*16;
if(data_cache[index].dirty==1){
    for(int i=0;i<16;i++){
        Memory[return_address+i]=data_cache[index].data_cache_line[i].data;
        data_cache[index].data_cache_line[i].data=Memory[a+i];
}
data_cache[index].dirty=0;</pre>
```

Dirty bit 가 0 인 경우에는 해당 캐시라인의 데이터가 처음 입력되었을 때와 비교하여 변하지 않았다는 것이므로 캐시라인을 Replace 해주면됩니다.

```
for(int i=0;i<16;i++){
    data_cache[index].data_cache_line[i].data=Memory[a+i];
}</pre>
```

## ● SW 명령어에서 HIT 한 경우

SW 명령어에서 HIT 한 경우에는 second bit 을 1 로 해주고 메인 메모리에 원래 저장할 값을 캐시 메모리에 저장을 해줍니다. 그리고 캐시 메모리의 값이 변하였기 때문에 Dirty bit 는 1로 해줍니다.

```
else if(data_cache[index].tag==tag){{
    data_cache[index].second=1;
    data_cache[index].data_cache_line[offset/4].data=reg[ins->rt];
    data_cache[index].dirty=1;
    data_hit++;
```

#### ● SW 명령어에서 Miss 한 경우

SW 명령어를 수행할 때 Miss 가 나게 되면 reg[ins->rt] 값을 메모리에 저장을 해준 뒤 Second bit 를 확인을 합니다. 만약 second bit 가 1 이면 second bit 을 0 으로 해준 뒤 메인 메모리에 접근하여 데이터를 직접 저장합니다.

```
Memory[ins->ALU_Result/4]=reg[ins->rt];
if(data_cache[index].second==1){
    data_cache[index].second=0;
```

해당 인덱스의 캐시 라인이 채워져 있지 않은 경우는 tag, valid bit, dirty bit 을 업데이트 시켜줍니다. 그 뒤 캐시라인 사이즈에 맞게 메인메모리에서 데이터를 가져와 저장합니다.

```
if (data_cache[index].valid!=1){
    data_miss++;
    Memory[(ins->ALU_Result)/4]=reg[ins->rt];
    data_cache[index].tag=tag;
    data_cache[index].valid=1;
    data_cache[index].dirty=0;
    int a=((ins->ALU_Result)/64)*16;
    for(int i=0;i<16;i++){
        data_cache[index].data_cache_line[i].data=Memory[(a)+i];
    }
}</pre>
```

만약 해당 인덱스의 캐시라인이 채워져 있지만 TAG 가 달라 Replace 해주어야 하는 경우는 Dirty bit 를 확인을 해야 합니다. Dirty bit 가 1 이면 캐시라인에 저장된 데이터의 원래 메인 메모리 주소로 가서 업데이트 된데이터들을 저장을 한 뒤 캐시라인을 교체해줍니다. 만약 Dirty bit 가 0 이면 처음 들어온 캐시라인 데이터와 같다는 의미이기 때문에 따로메인 메모리에 저장을 하지 않고 메인 메모리에서 데이터를 가져와 캐시라인에 저장을 해줍니다.

```
int a=(ins->ALU_Result/64)*16;
int return_address=(((data_cache[index].tag<<14)+(index<<6)))/4;
data_cache[index].tag=tag;
if(data_cache[index].dirty==1){
    for(int i=0;i<16;i++){
        Memory[return_address+i]=data_cache[index].data_cache_line[i].data;
        data_cache[index].data_cache_line[i].data=Memory[a+i];
}
data_cache[index].dirty=0;
}else{
    for(int i=0;i<16;i++){
        data_cache[index].data_cache_line[i].data=Memory[a+i];
}</pre>
```

## 2. Set Associate 기법

## ◆ Fetch 단계

Fetch 단계는 Direct Mapping 기법으로 사용하여 앞서 설명한 방법과 동일합니다.

# ◆ Memory Access 단계

• Random 기법을 사용하는 경우

가장 먼저 해당 Set 의 캐시라인이 비워져 있는지 확인을 합니다. 확인을 하고 set\_index 변수가 -1 이라면 해당 인덱스의 모든 Set 들의 캐시라인이 채워져 있다는 것을 의미합니다.

```
for(int i=0;i<4;i++){
    if(Set_cache[i].cache_line[index].tag==tag && Set_cache[i].cache_line[index].valid==1) break;
    if(Set_cache[i].cache_line[index].valid!=1){
        set_index=i;
        break;
    }
}</pre>
```

캐시라인이 모두 채워져 있다면 Miss 이거나 Hit 라는 의미이기 때문에 먼저 HIT 인지 확인을 해야 합니다. 모든 set 을 돌면서 같은 tag 를 가지는 set 을 찾습니다. 만약 찾지 못하였다면 그 때는 Replace 가 되어야 한다는 것을 의미합니다.

```
if(set_index<0){
    for(int i=0;i<4;i++){
        if(Set_cache[i].cache_line[index].valid==1 && Set_cache[i].cache_line[index].tag==tag){
            set_hit=i;
            break;
        }
}</pre>
```

Replace 를 하기 위해서는 먼저 Second bit 가 0 인지 확인을 합니다. 그 이유는 second bit 가 0 인 것을 replace 하면 되기 때문입니다. 만약모두 second bit 가 1 이라면 second bit 를 0 으로 만들 set 인덱스를 랜덤으로 정해줍니다. 만약 second bit 가 0 인 것들이 있으면 배열을

만들어 1 로 업데이트 시켜줍니다. 해당 배열에 1 인 값들을 확인하여 랜덤 값으로 replace 할 set 의 index 를 정해줍니다.

```
if(set_index<0 && set_hit<0){
    for(int i=0;i<4;i++){
        if(Set_cache[i].cache_line[index].second!=1){
            no_chance[i]=1;
            count++;
        }
        if(count!=0){
            while(no_chance[set_replace]==0 && set_replace!=-1){
                  set_replace=rand()%4;
        }
    }else{
        set_replace=rand()%4;
    }
}</pre>
```

앞서 구한 index 값들을 사용하여 캐시라인을 채울지, 아니면 HIT 하여 캐시라인에서 가져올지, 그것도 아니면 Replace 할지를 정해줍니다.

```
if(set_index>=0){
    miss_cache(set_index,index,tag,ins,c);
}else if(set_hit>=0){
    hit_cache(set_hit,offset,index,ins,c);
}else{
    replace(set_replace,index,tag,ins,c);
}
```

캐시라인이 비워져 있어 캐시라인을 채우는 것이나 HIT 하여 데이터를 가져오는 것, 그리고 Replace 하는 경우는 앞서 설명한 Direct mapping 과 동일합니다.

# ■결과 분석

# INSTRUCTION CACHE HIT / MISS

| INST/HIT  | DIRECT MAPPING(JUST REPLACE) | DIRECT MAPPING(SCA) | Set Associate (Random + SCA) | Set Associate (SCA) |
|-----------|------------------------------|---------------------|------------------------------|---------------------|
| SIMPLE3   | 1328                         | 1328                | 1328                         | 1328                |
| SIMPLE4   | 240                          | 240                 | 240                          | 240                 |
| FIB       | 2675                         | 2675                | 2675                         | 2675                |
| GCD       | 1057                         | 1057                | 1057                         | 1057                |
| INPUT4    | 23369770                     | 23369770            | 23369770                     | 23369770            |
|           |                              |                     |                              |                     |
| INST/MISS | DIRECT MAPPING(JUST REPLACE) | DIRECT MAPPING(SCA) | Set Associate (Random + SCA) | Set Associate (SCA) |
| SIMPLE3   | 2                            | 2                   | 2                            | 2                   |
| SIMPLE4   | 3                            | 3                   | 3                            | 3                   |
| FIB       | 4                            | 4                   | 4                            | 4                   |
| GCD       | 4                            | 4                   | 4                            | 4                   |
| INPUT4    | 2936                         | 2936                | 2936                         | 2936                |



# DATA CACHE HIT / MISS

| DATA/HIT  | DIRECT MAPPING(JUST REPLACE) | DIRECT MAPPING(SCA) | Set Associate (Random + SCA) | Set Associate (SCA) |
|-----------|------------------------------|---------------------|------------------------------|---------------------|
| SIMPLE3   | 612                          | 612                 | 612                          | 612                 |
| SIMPLE4   | 93                           | 93                  | 93                           | 93                  |
| FIB       | 1088                         | 1088                | 1088                         | 1088                |
| GCD       | 467                          | 467                 | 467                          | 467                 |
| INPUT4    | 7042347                      | 6984134             | 7115980                      | 7115980             |
|           |                              |                     |                              |                     |
| DATA/MISS | DIRECT MAPPING(JUST REPLACE) | DIRECT MAPPING(SCA) | Set Associate (Random + SCA) | Set Associate (SCA) |
| SIMPLE3   | 1                            | 1                   | 1                            | 1                   |
| SIMPLE4   | 7                            | 7                   | 7                            | 7                   |
| FIB       | 7                            | 7                   | 7                            | 7                   |
| GCD       | 19                           | 19                  | 19                           | 19                  |
| INPUT4    | 74259                        | 132472              | 626                          | 626                 |



메인 메모리에 접근하여 데이터를 가져오는 시간을 100ns 라고 가정으로 하고 캐시 메모리에서 데이터를 가져오는 시간을 0.1ns 라고 가정을 합니다. 그러면 캐시 메모리에서 가져오는 시간이 약 1000 배 빠른 것입니다. 위와 같이 가정을 하고 캐시를 사용하면 각 얼마의 시간적 이득을 얻는지 확인하겠습니다.

#### **INSTRUCTION CACHE**

| 캐시 사용 X | DIRECT MAPPING(JUST REPLACE) | DIRECT MAPPING(SCA) | Set Associate (Random + SCA) | Set Associate (SCA) |
|---------|------------------------------|---------------------|------------------------------|---------------------|
| SIMPLE3 | 133000                       | 133000              | 133000                       | 133000              |
| SIMPLE4 | 24300                        | 24300               | 24300                        | 24300               |
| FIB     | 267900                       | 267900              | 267900                       | 267900              |
| GCD     | 106100                       | 106100              | 106100                       | 106100              |
| INPUT4  | 2337270600                   | 2337270600          | 2337270600                   | 2337270600          |
| 캐시 사용   | DIRECT MAPPING(JUST REPLACE) | DIRECT MAPPING(SCA) | Set Associate (Random + SCA) | Set Associate (SCA  |
| SIMPLE3 | 332.8                        | 332.8               | 332.8                        | 332.8               |
| SIMPLE4 | 324                          | 324                 | 324                          | 324                 |
| FIB     | 667.5                        | 667.5               | 667.5                        | 667.5               |
| GCD     | 505.7                        | 505.7               | 505.7                        | 505.7               |
| INPUT4  | 2630577                      | 2630577             | 2630577                      | 2630577             |

#### DATA CACHE

| 캐시 사용 X | DIRECT MAPPING(JUST REPLACE) | DIRECT MAPPING(SCA) | Set Associate (Random + SCA) | Set Associate (SCA |
|---------|------------------------------|---------------------|------------------------------|--------------------|
| SIMPLE3 | 61300                        | 61300               | 61300                        | 61300              |
| SIMPLE4 | 10000                        | 10000               | 10000                        | 10000              |
| FIB     | 109500                       | 109500              | 109500                       | 109500             |
| GCD     | 48600                        | 48600               | 48600                        | 48600              |
| INPUT4  | 711660600                    | 711660600           | 711660600                    | 711660600          |
| 캐시 사용   | DIRECT MAPPING(JUST REPLACE) | DIRECT MAPPING(SCA) | Set Associate (Random + SCA) | Set Associate (SCA |
| SIMPLE3 | 161.2                        | 161.2               | 161.2                        | 161.2              |
| SIMPLE4 | 709.3                        | 709.3               | 709.3                        | 709.3              |
| FIB     | 8.808                        | 808.8               | 808.8                        | 808.8              |
| GCD     | 1946.7                       | 1946.7              | 1946.7                       | 1946.7             |
| INPUT4  | 8130134.7                    | 13945613.4          | 774198                       | 774198             |
|         |                              |                     |                              |                    |

캐시를 사용함으로써 시간 단축을 엄청나게 한 것을 확인할 수 있습니다. 해당 표들의 단위는 ns 입니다. 실제 얼마나 차이가 나는지 그래프로 확인해보겠습니다.

#### **INSTRUCTION CACHE**



#### DATA CACHE



위 그래프를 보았을 때 많게는 1000 배 적게는 100 배의 시간을 단축한 것을 확인할 수 있었습니다. 이를 통해 HIT RATE 가 높을수록 효율성은 올라가는 것을 확인할 수 있었습니다.

## ■Cache 과제를 하며 느낀 점

Cache 과제를 하면서 PIPE LINE 에서 구현했던 Branch Prediction 처럼 하드웨어의 효율성을 높이기 위해서는 Prediction 성공률과 같은 예측들이 잘 맞아야 한다는 것을 느꼈습니다. Cache 과제에서는 Cache HIT RATE 가 PIPE LINE 의 Branch Prediction 과 같습니다. Replace 의 기법에 따라 HIT RATE 가 달라지는 것을 확인할 수 있었습니다. Simple3, simple4, gcd, fib 파일들은 pc 의 범위가 좁았고 Data Memory 에 접근하는 범위도 좁았습니다. 그렇다 보니 어떤 Replace 기법을 사용하든지 간에 HIT RATE 가 같았습니다. 여기서 주목해야하는 파일은 INPUT4 였습니다. 해당 파일은 cache 가 Direct mapping 이냐 아니면 Set associate 기법이냐에 따라 영향을 많이 받았습니다. 뿐만 아니라 Replace 기법에서도 영향을 받는 것을 확인할 수 있었습니다. 이와 같은 이유들로 조금 더 HIT RATE 를 높이기 위해 연구를 하고 그 결과들이 계속해서 나온다는 것을 깨닫았습니다.

## ■ Cache 과제를 끝내며

CACHE 과제를 하면서 역시나 제일 먼저 종이에 의사코드를 적으면서 생각을 정리하였습니다. 컴퓨터 구조라는 수업을 듣기전에는 무턱대고 코드를 짜기 시작하였으나 해당 과목을 들으면서 제가 구현하고 싶은 것들을 생각을 먼저하고 정리를 한 뒤 코드를 적기 시작하게 되었습니다. 어렵고 복잡한 구현일수록 생각을 하고 도안을 만들어야 한다는 것을 뼈저리게 느꼈습니다. 저에게는 너무 유익한 시간이었던 것 같습니다. CACHE 과제뿐 만 아니라 SINGLE CYCLE, PIPE LINE 등 너무 좋은 과제였습니다. 물론 머리에 부화가 많이 걸리고 디버깅하면서 많이 힘든 점도 있었지만 개발자로 가는 길에 한 걸음은 내딛었다고 생각을 합니다. 물론 아쉬운 점도 많았습니다. 특히 CACHE 과제 시간이 더 있었다면 어땠을까? 라는 생각이 들었습니다. 시험이 금요일에 끝나고 며칠 남지 않은 시간동안 원래 만들었던 Direct mapping 을 조금 손보니 에러가 터지고 그것을 고치니 토요일 하루가 다 갔습니다. 레포트를 쓰고 코드를 조금 손보니 6 월 20 일 새벽 5 시였습니다. 이제 과제가 끝났다는 행복감도 있지만 시간이 조금만 더 있었다면 LRU 나 FIFO 등 다른 알고리즘들을 구현하며 성능 비교를 하였다면 더욱 좋지 않았을까 생각이 들었습니다. 한 학기동안 교수님께 많은 것을 배우고 깨닫는 좋은 시간을 가졌던 것 같습니다. 교수님 감사합니다.